“Thiết kế logic số” là môn học chuyên ngành quan trọng cho sinh viên ngành Kỹ thuật Điện – Điện tử tại Học viện Công nghệ Bưu chính Viễn thông. Trong môn học này, sinh viên được trang bị các kiến thức về phương pháp mô tả, thiết kế theo cấu trúc, RTL và hành vi các hệ thống số dùng ngôn ngữ mô tả phần cứng: thiết kế mạch số tổ hợp, thiết kế mạch số tuần tự, máy trạng thái, hazard, phát hiện lỗi,... thử nghiệm thiết kế các hệ thống số sử dụng những cấu kiện logic khả trình như CPLD, FPGA. Từ đó sinh viên có thể thực hiện thiết kế logic cho hệ thống điện tử số sử dụng ngôn ngữ mô tả phần cứng VHDL phục vụ mô phỏng, kiểm tra, thử nghiệm, thực thi một một hệ thống điện tử số hoàn chỉnh trong thực tế. Bên cạnh đó môn học còn giúp sinh viên tích lũy các kỹ năng chuyên môn như kỹ năng phân tích, thiết kế kỹ thuật hệ thống thống số dùng VHDL Giáo trình gồm các nội dung chính như sau: Chương 1 – Giới thiệu chung về thiết kế hệ thống số Chương 2 – Cấu kiện logic khả trình (pld). Chương 3 – Căn bản về ngôn ngữ mô tả phần cứng VHDL Chương 4 – Phương pháp thiết kế logic dùng VHDL Chương 5 – Thiết kế các hệ thống số ứng dụng dùng VHDL Phụ lục I – Quy ước về đặt tên trong VHDL Phụ lục II – Cấu trúc lệnh cơ bản của VHDL Phụ lục III – Giới thiệu CPLD/FPGA của XILINX Phụ lục IV – Hướng dẫn phần mềm ISE của XILINX Tác gải: TS. Đặng Hoài Bắc - TS. Nguyễn Ngọc Minh Năm xb: 2015 Số trang: 462 Khổ: 16 x 24 cm ISBN: 9786048011437